仅对英特尔可见 — GUID: ntq1564568054324
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: ntq1564568054324
Ixiasoft
5.5.2. 输入级联选项卡
参数 | IP生成的参数 | 值 | 默认值 | 描述 |
---|---|---|---|---|
Enable input cascade for 'ay' input | ay_use_scan_in | No Yes |
No | 选择该参数使能第一乘法器的输入级联。 当您启用输入级联时,乘法器使用scanin端口取代ay输入总线作为输入数据。
仅适用于以下操作模式:
|
Enable input cascade for 'by' input | by_use_scan_in | No Yes |
No | 选择使能第二乘法器的输入级联功能。 当您启用输入级联时,乘法器使用ay输入总线取代by输入总线作为输入数据。
仅适用于以下操作模式:
|
Enable 'disable_scanin' | disable_scanin | No Yes |
No | 选择使能disable_scanin端口。 disable_scanin端口是一个输入信号,可通过禁用scanin输入端口来使用该信号动态禁用顶部乘法器的输入级联功能。
仅适用于以下操作模式:
关于动态使能和禁用scanin端口的更多详情,请参阅相关信息。 |
Scanout | ||||
Enable data ay delay register | delay_scan_out_ay | No Yes |
No | 选择使能ay和by输入数据之间的延迟寄存器。 |
Enable data by delay register | delay_scan_out_by | No Yes |
No | 选择该参数使能ay和scanout输入数据之间的延迟寄存器。 |
Enable 'scanout' port | enable_scanout | No Yes |
No | 选择该参数使能scanout端口。 scanout端口是输入级联模块的一个输出数据总线。
仅适用于以下操作模式:
|
‘scanout' output bus width | scan_out_width | 0–27 | 18 | 指定scanout输出总线的宽度。
仅适用于以下操作模式:
|