英特尔Agilex® 7可变精度DSP模块用户指南

ID 683037
日期 4/11/2023
Public
文档目录

7.4. 参数

表 94.   ALTMULT_COMPLEX Intel FPGA IP参数
参数 默认值 描述
General(通用)
How wide should the A input buses be? 1–256 18 指定dataa_imagdataa_real输入总线的位数(number of bits)。
How wide should the B input buses be? 1–256 18 指定atab_imagdatab_real输入总线的位数。
How wide should the ‘result’ output bus be? 1-256 36 指定‘result’输出总线的位数。
Input Representation(输入表示)
What is the representation format for A inputs?

Signed,

Unsigned

Signed 指定A输入的表示格式。 英特尔® Agilex™ 7 器件中仅支持Signed表示格式。
What is the representation format for B inputs?

Signed,

Unsigned

Signed 指定B输入的表示格式。 英特尔® Agilex™ 7 器件中仅支持Signed表示格式。
Implementation Style(实现形式)
Which implementation style should be used?

Automatically select a style for best trade-off for the current settings

Canonical.(最小化乘法器的数量)

Conventional.(最小化逻辑单元的使用)

Automatically select a style for best trade-off for the current settings 英特尔® Agilex™ 7 器件仅支持Automatically select a style for best trade-off for the current settings形式。英特尔 Quartus Prime软件会基于所选器件系列和输入宽度确定最佳实现。
Pipelining(流水线)
Output latency 0 - 11 4 指定输出延迟的时钟周期数。
Create a Clear input?

NONE

ACLR

SCLR

NONE 选择该项以创建用于复数乘法器的aclrsclr信号。
Create a Clock Enable input?

On

Off

Off 选择该项以创建用于复数乘法器时钟的ena信号。