仅对英特尔可见 — GUID: zmr1548142384831
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: zmr1548142384831
Ixiasoft
4.1.4. 定点算术运算的输入级联
英特尔® Agilex™ 7可变精度DSP模块中的输入寄存器bank支持输入级联功能。该功能提供将DSP模块中的输入总线和另一个DSP模块级联的能力。
18 x 19模式下使能输入级联功能:
- 顶部乘法器Y输入驱动DSP模块中的底部乘法器Y输入
- 第一个DSP模块的底部乘法器Y输入驱动后续DSP模块的顶部乘法器Y输入
27 × 27模式下,第一个DSP模块的乘法器Y输入驱动后续DSP模块的乘法器Y输入。使能预加器后此功能不可用。
当您在定点运算18 x 19模式中同时使用输入级联和chainout功能时,可以使用两个延迟寄存器来平衡延迟要求。这些是顶部延迟寄存器和底部延迟寄存器。启用顶部延迟寄存器时,必须启用ay输入寄存器。这两个寄存器必须使用相同时钟使能。同样,启用底部延迟寄存器时必须启用by输入寄存器。这两个寄存器也必须使用相同的时钟使能。
仅18 x 18或18 x 19独立乘法器,乘法器加法器求和模式以及18-bit脉动FIR模式中支持延迟寄存器。
图 47. 定点算术运算18 x 19模式中的输入级联
图 48. 定点算术运算27 x 27模式中的输入级联