仅对英特尔可见 — GUID: lod1563850785828
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: lod1563850785828
Ixiasoft
5.3.1. 18 x 18 Plus 36模式中使用少于36-Bit操作数实例
该实例演示如何配置Native Fixed Point DSP 英特尔® Agilex™ FPGA IP以通过101010101010(二进制)的有符号12-bit输入数据取代36-bit操作数来使用18 × 18 Plus 36操作模式。
- 将Representation format for bottom multiplier x operand设置为signed。
- 将Representation format for bottom multiplier y operand设置为unsigned。
- 将'bx' input bus width设置到18。
- 将'by' input bus width设置到18。
- 提供18-bit有符号表示数据(signed representation data),例如,'111111111111111111'代表bx输入总线。
通过该步骤执行符号扩展。将初始12-bit输入扩展到带有bx 的36-bit代表最重要的18位。
- '111111101010101010',以提供数据18位有符号表示数据,例如,by输入总线。