英特尔Agilex® 7可变精度DSP模块用户指南

ID 683037
日期 4/11/2023
Public
文档目录

5.3.1. 18 x 18 Plus 36模式中使用少于36-Bit操作数实例

该实例演示如何配置Native Fixed Point DSP 英特尔® Agilex™ FPGA IP以通过101010101010(二进制)的有符号12-bit输入数据取代36-bit操作数来使用18 × 18 Plus 36操作模式。

  1. Representation format for bottom multiplier x operand设置为signed
  2. Representation format for bottom multiplier y operand设置为unsigned
  3. 'bx' input bus width设置到18。
  4. 'by' input bus width设置到18。
  5. 提供18-bit有符号表示数据(signed representation data),例如,'111111111111111111'代表bx输入总线。
    通过该步骤执行符号扩展。将初始12-bit输入扩展到带有bx 的36-bit代表最重要的18位。
  6. '111111101010101010',以提供数据18位有符号表示数据,例如,by输入总线。