仅对英特尔可见 — GUID: gvl1548141431345
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: gvl1548141431345
Ixiasoft
3.2.1.3. 乘法累加模式
此模式运行浮点乘法运算后会使用之前乘法运算结果的浮点加法或减法。
当ACCUMULATE信号为高电平时,这种模式使用方程式fp32_result(t) = [fp32_mult_a(t)*fp32_mult_b(t)] +/- fp32_result(t-1)。
当ACCUMULATE信号为低电平时,此模式使用方程式fp32_result = fp32_mult_a*fp32_mult_b。
浮点乘法累加模式支持下列异常标志:
- fp32_mult_invalid
- fp32_mult_inexact
- fp32_mult_overflow
- fp32_mult_underflow
- fp32_adder_invalid
- fp32_adder_inexact
- fp32_adder_overflow
- fp32_adder_underflow
图 30. 英特尔® Agilex™ 7器件乘法累加模式