AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

5.2.2.3.3. 两用和特殊管脚连接

表 32.  两用和特殊管脚连接核查表
编号 是否完成? 检查表项目
1   设置两用管脚,在其作为普通I/O使用时也要查看是否存在任何限制。

Intel® Agilex™ 器件支持两用配置管脚的I/O灵活性。器件配置完成后,两用配置管脚可用作通用I/O。从Device and Pin Options对话框的Dual-Purpose Pins分类中为每个两用管脚选择需要的设置。根据配置方案,这些管脚可保留为常规I/O管脚,三态输入,接地驱动输出,或者驱动一个未指定的输出。

如果驱动可编程时钟布线网络的专用时钟输入没有用作时钟管脚,则可用作通用输入管脚。当时钟输入用作通用输入时,使用基于ALM的寄存器作为I/O寄存器,因为时钟输入管脚不包含专用I/O寄存器。

如果器件整体(device-wide)复位和清零管脚(clear pin)未被使能,就可用作设计I/O。