AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

5.3.2. HPS EMIF设计考量

HPS的关键组件是其外部的SDRAM存储器。以下设计考量可帮助您正确设计SDRAM存储器和HPS之间的接口。

将外部SDRAM连接到HPS时,请参阅如下EMIF规划工具和必要文档:

EMIF规划工具

工具 说明
External Memory Interfaces IP - Support Center External Memory Interfaces IP - Support Center集合了各种工具和文档资源,为针对 Intel® FPGA的外部存储器接口设计提供帮助。

有关EMIF IP生成和 Intel® Quartus® Prime编译以及时序收敛帮助的更多信息,请参阅External Memory Interfaces IP - Support Center网页。

必要文档

文档 说明
Intel® Agilex™ General Purpose I/O and LVDS SERDES User Guide(Intel Agilex通用I/O和LVDS SERDES用户指南)

Intel® Agilex™ General Purpose I/O and LVDS SERDES User Guide说明I/O列体系结构以及HPS可访问的特定Hard Memory Controller块的所在位置。

有关将HPS可访问的硬存储控制器块连接到HPS的指导,请参阅 Intel® Agilex™ General Purpose I/O and LVDS SERDES User Guide中的Package Selection and I/O Vertical Migration Support。本节中显示所有 Intel® Agilex™ 系列变体中全部器件和封装组合的I/O行和bank位置,包括HPS对其可访问bank的相对位置。

Intel® Agilex™ FPGA External Memory Interface Overview(Intel AgilexFPGA外部存储器接口概述)

Intel® Agilex™ External Memory Interfaces User Guide包含选择HPS外部存储器接口的特定I/O bank,以及找出地址/命令,ECC和数据信号所在位置时需要了解的详细信息。该用户指南中还包括有关bank内外部存储器接口信号布局限制,以及设计人员在各个默认布局中可用灵活性的重要信息。在Intel建议您熟悉本用户指南中的所有可用内容的同时,了解以下部分,他是为应用程序中的HPS IP正确设计 Intel® Agilex™ EMIF的先决条件。

  • Intel® Agilex™ EMIF IP Product Architecture章节—该部分详尽说明针对I/O元素中DDP SDRAM存储器的I/O Row、HMC、I/O数据通路和硬化功能支持。
  • Restrictions on I/O Bank Usage for Intel® Agilex™ EMIF IP with HPS章节—该部分提供的示意图显示了地址/命令,ECC和数据信号的指定I/O bank和数据通道所在位置。

以下设计指导补充上述参考文档中的信息。