AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

5.1.7.1.1. HPS EMAC PHY接口

有3个EMAC基于 Synopsys* DesignWare* 3504‑0 Universal10/100/1000 Ethernet MAC IP版本。在Platform Designer内配置EMAC外设的HPS组件时,必须在HPS Dedicated I/O Bank2选择一个支持的PHY接口(如下),用于每个EMAC实例:
  • Reduced Media Independent Interface (RMII)
  • Reduced Gigabit Media Independent Interface (RGMII)

指南:选择PHY器件时,请考虑需要的Ethernet速率,可用的I/O和可用的收发器,提供偏斜控制功能的PHY器件以及器件驱动程序的可用性。

可通过使用HPS组件使面向FPGA架构的MII/GMII PHY接口执行其他PHY接口标准,例如使用FPGA中软适配逻辑,通用FPGA I/O功能以及收发器FPGA I/O的RMII、SGMII、SMII和TBI。

更多有关信息,请参阅适用于所选操作系统的器件驱动程序或 Intel® Agilex™ Transceiver-SoC Development Kit提供的Linux器件驱动程序。

EMAC通过HPS和FPGA I/O提供各种PHY接口和控制选项。

注: 使用GMII和MII总线接口通过FPGA架构将PHY连接到HPS EMAC,分别用于Gigabit和10/100 Mbps访问。可在RocketBoards.org网站参阅 Intel® Stratix® 10 SoC SGMII Reference Design以了解如何实现此类型设计。有关Embedded Peripheral IP的更多信息,请参阅嵌入式外设IP用户指南

确定Ethernet速率

有关所允许Ethernet速率的信息,请参阅以下文档:
  • Intel® Agilex™ 硬核处理器系统技术参考手册
  • Intel® Agilex™ FPGA数据表
2 HPS Dedicated I/O Bank由48个1.8V信号I/O组成。