AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

6.1.8.4.1. 可选配置管脚

表 66.  可选的配置管脚检查表
编号 是否完成? 检查表项目
1   规划电路板设计以支持所需要的可选配置管脚。

可使能如下可选配置管脚:

  • OSC_CLK_1—如果使用该管脚就必须连接到25 MHz,100 MHz或125 MHz源。
  • CONF_DONE
  • INIT_DONE
  • CVP_CONFDONE
  • SEU_ERROR
  • HPS_COLD_nRESET
  • Direct to Factory Image
  • nCATTRIP
注: Intel® Agilex™ 器件使用OSC_CLK_1管脚作为收发器校准的参考时钟。必须在该管脚处提供一个稳定且自由运行的时钟输入。请参阅 Intel® Agilex™ Device Family Pin Connection Guidelines了解有关配置管脚的更多指导。

nCATTRIP

Catastrophic Trip (nCATTRIP)是可分配给任何未使用SDM_IO管脚的可选信号。使能后,在核心温度高于125° C时,nCATTRIP信号置位。

注意: nCATTRIP置位时,必须立即关闭FPGA电源,避免造成器件永久性损坏。
为了使能nCATTRIP输出,在Configuration PIN GUI中选择"USE nCATTRIP output",并从下拉菜单分配正确的SDM I/O。
图 13.  nCATTRIP配置管脚

了解有关nCATTRIP和其他可选配置管脚的更多信息,请参阅 Intel® Agilex™ Device Family Pin Connection Guidelines Intel® Agilex™ Power Management User Guide中的Secure Device Manager (SDM) Optional Signal Pins部分。

指南:请确保遵循针对nCATTRIP信号的上拉建议,以免配置器件之前错误采样。

表 67.  上拉建议
nCATTRIP SDM_IO分配选项 内部Pull-Up(上拉)或Pull-Down(下拉) 外部Pull-Up建议
1-7, 9-15 20kΩ pull-up 不需要
0, 8, 16 20kΩ pull-down 连接4.7kΩ至VCCIO_SDM