AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

5.1.3.2. 早期管脚规划与I/O约束分析

HPS时钟输入位于HPS Dedicated I/O Bank,并通过HPS外设(例如Ethernet、主储存flash和UART 控制台)的I/O进行共享。用户可配置其在本bank中的位置。

指南:选择HPS Dedicated I/O的I/O电压电平。

HPS Dedicated I/O为LVCMOS/LVTTL,支持1.8V电压电平。对于为使用HPS Dedicated I/O bank和HPS的板级时钟电路而配置的所有HPS外设接口(例如:Ethernet PHY、UART控制台),请务必确保他们能与1.8V LVCMOS信号兼容。