AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

6.3.3. 板级仿真和高级I/O时序分析

表 85.  板级仿真与高级I/O时序分析检查表
编号 是否完成? 检查表项目
1   采用IBIS模型(可用情况下)执行板级仿真。
2   配置电路板走线模型,进行 Intel® Quartus® Prime高级I/O时序分析。

为确保I/O 信号满足电路板设置上的接收器阈值电平,可使用第三方电路板级仿真工具在IBIS模型上执行完整的电路板布线仿真。

当该功能在 Intel® Quartus® Prime软件中可用时,从Settings对话框EDA Tool Settings里的Board-Level页面上,选择Board-level signal integrity analysis下的IBIS

当电路板设计中包含具有高速接口的FPGA器件时,了解信号完整性和电路板布线传播性(propagation)延迟对系统正常运行至关重要。因此,应将板级时序分析作为I/O和电路板规划的一部分,尤其是高速设计。

可使用 Intel® Quartus® Prime软件配置所选I/O标准的电路板走线模型,然后生成“board-aware”信号完整性报告。当Enable Advanced I/O Timing开启时(在Settings对话框里的Timing Analyzer页面),Timing Analyzer将仿真结果用于I/O缓冲、封装和电路板走线模型以生成更精准的I/O延迟及其他报告,从而深入了解系统级信号行为。这些高级时序报告可作为更改I/O约束和电路板设计的指导原则从而改善时序和信号完整性。