AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

5.2.2.7. I/O同步开关噪声

表 39.  I/O同步开关噪声检查表
编号 是否完成? 检查表项目
1   尽可能减少在同一时间切换电压的管脚数。
2   针对开关频率非常高的I/O采用差分I/O标准和较低电压标准。
3   针对开关频率非常高的I/O采用较低驱动强度。默认驱动强度设置可以高于您的设计要求。
4   减少每个bank内同时开关的输出管脚的个数。尽可能将输出管脚分散在多个bank内。
5   在bank内均匀分散开关I/O以减少给定区域内的争用者数量,进而降低SSN(当bank的使用率明显低于100%时)。
6   使同步开关管脚与易受SSN影响的输入管脚分开。
7   将重要时钟和异步控制信号放置在靠近接地信号但远离大型开关总线的位置。
8   在距离高开关率或高驱动强度管脚的PLL电源管脚一两个管脚的位置,避免使用I/O管脚。
9   使用交错性的输出延迟随着时间来转移输出信号,或使用可调节摆率设置。

当过多I/O(彼此靠近)同时改变电压电平时,就需要考虑SSN。根据建议规划I/O和时钟连接。