仅对英特尔可见 — GUID: tjq1557328291639
Ixiasoft
5.1.7.5. UART接口设计指南
引导过程中HPS引导固件输出控制台状态消息到HPS UART端口。如果需要查看引导固件控制台输出,请按照以下指南将HPS UART外设分配到HPS引导时可用的器件I/O。
指南:对于HPS First引导和配置方案,将HPS UART外设分配到HPS Dedicated I/O Bank。
在引导HPS之前,SDM将配置HPS Dedicated I/O和HPS EMIF I/O并将其释放到用户模式(Early I/O Release流程)。其余FPGA I/O和架构不可用,直到引导流程稍后配置其余的FPGA为止。
指南:对于FPGA First引导和配置方案,可将HPS UART分配到HPS Dedicated或FPGA I/O。
引导HPS之前,SDM会先配置整个FPGA部分,包括整个I/O环。
指南:通过FPGA架构路由UART信号时,正确连接流程控制信号。
通过FPGA路由UART信号时,流程控制信号可用。如果使用了流程控制,则按以下表格中所示连接FPGA信号:
信号 | 方向 | 连接 |
---|---|---|
CTS | 输入 | 低 |
DSR | 输入 | 高 |
DCD | 输入 | 高 |
RI | 输入 | 高 |
DTR | 输出 | 无连接 |
RTS | 输出 | 无连接 |
OUT1_N | 输出 | 无连接 |
OUT2_N | 输出 | 无连接 |
请参阅 Intel® Agilex™ Hard Processor System Technical Reference Manual中的"UART Controller”部分了解更多有关详情。