AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

2.3.1. 评估可用HPS IP

HPS体系结构集成了各种外设功能,从而减小了电路板尺寸并提高了系统内性能。在评估FPGA内核的软IP之前,先识别出可用于节省FPGA I/O的HPS外设:
  • EMACs
  • USB Controllers
  • I2C Conctrollers
  • UARTs
  • SPI Master Controllers
  • SPI Slave Controllers
  • GPIO Interfaces

有关评估可用HPS IP的更多信息,请参阅 Intel® Agilex™ 硬核处理器系统技术参考手册