Intel® Agilex™时钟和PLL用户指南

ID 683761
日期 12/13/2021
Public
文档目录

2.2.6.5. 零延迟缓存模式

在零延迟缓存(ZDB)模式中,外部时钟输出管脚与时钟输入管脚相位对齐,以实现器件中的零延迟。此模式仅支持I/O bank I/O PLL。

该模式下,输入时钟与时钟输出必须使用同一I/O标准,以保证输入与输出管脚上时钟对齐。PLL时钟输入或输出管脚上不能使用差分I/O标准。

要确保ZDB模式中clk管脚与外部时钟输出(CLKOUT)管脚之间的相位对齐,需要在您的设计中例化一个双向I/O管脚。该双向I/O管脚会用作反馈数路径连接PLL的fboutfbin端口。必须始终对双向I/O管脚分配一个单端I/O标准,并且不必全局提升。PLL使用此双向I/O管脚模拟和补偿从PLL时钟输出端口到外部时钟输出管脚的输出延迟。

注: 为避免使用ZDB模式时出现信号反射,请勿在双向I/O管脚上放置电路板走线。
图 15. ZDB模式下PLL时钟之间相位关系实例