Intel® Agilex™时钟和PLL用户指南

ID 683761
日期 12/13/2021
Public
文档目录

2.2.6. PLL反馈模式

PLL反馈模式对时钟网络延迟进行补偿,以使输出时钟的上升沿与PLL的参考时钟的上升沿对齐。对您设计中的时序关键时钟路径选择相应的补偿类型。

并不总是需要PLL补偿。除非需要补偿,否则就在direct(无补偿)模式下配置PLL。direct模式提供最佳的PLL抖动性能,避免使用不必要的时钟资源进行补偿。

默认的PLL反馈模式为direct补偿模式。

I/O PLL支持以下PLL反馈模式:

  • Direct补偿
  • LVDS补偿
  • 源同步补偿
  • 普通补偿
  • 零延迟缓存(ZDB)补偿
  • 外部反馈(EFB)补偿

普通和源同步补偿模式对路由内核时钟的插入延迟进行补偿。对于 Intel® Agilex™ 器件,您可以通过路由从I/O PLL中M计数器来的专用反馈时钟路来实现内核时钟补偿,从而模拟补偿C计数器输出时钟网络的插入延迟。

Intel建议采用非专用反馈机制,因为该机制最有效地使用时钟资源。