Intel® Agilex™时钟和PLL用户指南

ID 683761
日期 12/13/2021
Public
文档目录

2.1.2. 时钟资源

表 1.   Intel® Agilex™ 器件的可编程时钟布线资源
可用的资源数量 时钟资源的来源
在每个时钟域的边界上有32对单向可编程时钟布线

对于收发器bank:

  • 每通道的物理介质附加子层(PMA)和物理编码子层(PCS) TX和RX时钟
  • 每通道的PMA和PCS TX与RX分频时钟
  • 硬IP核时钟输出信号
  • REFCLK管脚
  • 内核信号 1

对于I/O bank:

  • I/O PLL C计数器输出
  • I/O PLL M计数器输出用于输出
  • 相位对齐计数器输出
  • 动态相位调整(DPA)时钟输出
  • 时钟输入管脚
  • 内核信号1

有关时钟输入管脚连接的更多信息,请参阅管脚连接指南。

1 内核信号通过时钟区域(而不是外设DCM模块)中的时钟切换多路复用器直接驱动到可编程时钟布线。