Intel® Agilex™时钟和PLL用户指南

ID 683761
日期 12/13/2021
Public
文档目录

3.8. 指南:使用从LVDS SERDES Intel® FPGA IP来的tx_outclk端口,实现fOUT_EXT ≥ 300 Mhz的5%占空比

要实现 fOUT_EXT ≥ 300 MHz的5%占空比,您仅可使用从LVDS SERDES Intel® FPGA IP来的tx_outclk端口。请参阅以下指南了解LVDS SERDES Intel® FPGA IP中的设置:

  1. General Setting选项卡中,选择TX作为功能模式。对于数据率,请输入需要频率的2×值。例如,如果您需要的频率是500 MHz,就请输入1000作为数据率。
  2. PLL settings选项卡中,设置您需要的输入频率。
  3. Transmitter Settings选项卡中,使能tx_outclock端口并选择2作为Tx_outclock分频因子。