Intel® Agilex™时钟和PLL用户指南

ID 683761
日期 12/13/2021
Public
文档目录

2.1.3.1.2. 区域时钟门控(Sector Clock Gate)

器件的每个区域中有32个SCLK。每个SCLK有一个时钟门控和旁路时钟门控的路径。SCLK门控由从内核逻辑来的时钟使能输入控制。 Intel® Quartus® Prime软件能够将最多8个单独时钟使能信号布线到一个sector中的32个SCLK。

Intel建议使用负电平敏感锁存器(negative latch)的时钟门控,对输出时钟信号(outclk)提供无毛刺门控。时钟门控在输入时钟信号(inclk)的下一个上升沿上采集使能信号(clkena)。以下时序图显示了outclkinclkclkena的关系。

图 6. 时钟门控时序图

进入区域(sector)SCLK网络的时钟信号只能达到该sector中的内核逻辑。在您的设计中例化一个SCLK门控时, Intel® Quartus® Prime软件自动复制SCLK 门控以在每个sector中创建一个时钟门控,时钟信号被布线到此时钟门控。

SCLK门控适用于高频时钟的特定周期时钟门控。由 Intel® Quartus® Prime Timing Analyzer软件分析到SCLK门控的使能路径时序。