Intel® Agilex™时钟和PLL用户指南

ID 683761
日期 12/13/2021
Public
文档目录

2.2.3. PLL位置

图 8. I/O Bank中的I/O PLL位置

I/O bank内,顶部子bank位于晶片的边缘附近,底部子bank位于FPGA内核附近。

如果I/O bank内的其中一个子bank不可用,则位于未绑定子bank内的I/O PLL的专用时钟输入和时钟输出管脚不可用。但是,在确保上电VCCPT的前提下,您仍然可以在如下场景中使用该I/O PLL:

  • 支持PLL级联和重配置。
  • 可以将任何常规I/O管脚用作该I/O bank I/O PLL的时钟输入和时钟输出管脚。

如果I/O bank中的其中一个子bank不可用,则该I/O bank中的fabric-feeding I/O PLL仅有一对专用时钟输入,这一对专用时钟输入是从可用的子bank而来。该fabric-feeding I/O PLL支持重新配置。