用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

8.1.10.2. SR-IOV增强性能寄存器(SR-IOV Enhanced Capability Registers)

表 66.  SR-IOV Extended Capability Header Register -

比特

寄存器说明

默认值

访问

[15:0]

PCI Express Extended Capability ID

0x0010

RO

[19:16] Capability Version 1

RO

[31:16]

Next Capability Pointer:此值取决于数据速率。如果连接到此PF的VF的数量是非零值,那么此指针指向SR-IOV Extended Capability,0x200。否则其值被配置如下:

  • PF0的最大链路速度为8.0 GT/s: Next Capability = Secondary PCIe, 0x280。
  • PF0的最大链路速度为2.5或者5.0 GT/s,TPH Requester Capability: Next Capability = TPH Requester, 0x1FC。
  • PF0的最大链路速度为2.5或者5.0 GT/s,具有ATS Capability,但没有TPH Requester Capability : Next Capability = ATS, 0x284。
  • PFs 1–3 with TPH Requester Capability: Next Capability = TPH Requester,0x1FC.
  • PFs 1–3 with ATS Capability: Next Capability = ATS, 0x284.
  • 所有其他情况: Next Capability = 0。

Platform Designer中设置

RO

表 67.  SR-IOV Capabilities Register -

比特

寄存器说明

默认值

访问

[0]

VF移植能力(VF Migration Capable)

0

RO

[1] 保留的ARI性能层次结构(ARI Capable Hierarchy Preserved) 1,具备SR-IOV Capability的最小编号的PF;0,其他PF。

RO

[31:2]

已保留

0

默认值

RO

表 68.  SR-IOV Control and Status Registers -

比特

寄存器说明

默认值

访问

[0]

VF Enable

0

RW

[1] VF Migration Enable。未实现。 0

RO

[2]

VF Migration Interrupt Enable。未实现。

0

RO

[3] VF Memory Space Enable 0 RW
[4] ARI Capable Hierarchy 0 RW,具备SR-IOV Capability的最小编号的PF;RO,其他PF。
[15:5] 保留 0 RO
[31:16] SR-IOV Status Register。未实现。 0 RO