用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

3.12. 复位(Reset)

此接口在时钟稳定和FPGA配置完成时指示。

PCIe IP core接收两个复位输入:
  • pin_perst为低电平有效(active low),是从PCIe主板驱动的边沿触发复位信号。主板上的逻辑自主生成这一基本的复位信号。
  • npor是一个低电平有效(active low),边沿触发复位信号。Application驱动此复位信号。

PCIe IP core复位逻辑需要一个自由运行的时钟输入。此自由运行的时钟在secure device manager (SDM)模块置位iocsrrdy_dly(表明I/O Control and Status寄存器编程已完成)后变得稳定。