用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

4. 参数

本章节提供了 Intel® Stratix® 10 Hard IP for PCI Express IP core的所有参数的参考。
表 10.  系统设置

参数

说明

Application Interface Type

Avalon-ST

选择Application Layer的接口。
Hard IP Mode

Gen3x16, 512-bit interface, 250 MHz

Gen3x8, 256-bit interface, 250 MHz

Gen3x4, 256-bit interface, 125 MHz

Gen3x2, 256-bit interface, 125 MHz

Gen3x1, 256-bit interface, 125 MHz

Gen2x16, 256-bit interface, 250 MHz

Gen2x8, 256-bit interface, 125 MHz

Gen2x4, 256-bit interface, 125 MHz

Gen2x2, 256-bit interface, 125 MHz

Gen2x1, 256-bit interface, 125 MHz

Gen1x16, 256-bit interface, 125 MHz

Gen1x8, 256-bit interface, 125 MHz

Gen1x4, 256-bit interface, 125 MHz

Gen1x2, 256-bit interface, 125 MHz

Gen1x1, 256-bit interface, 125 MHz

选择以下设置:
  • 通道数据速率。支持Gen1,Gen2和Gen3
  • Application Layer接口频率

在FPGA架构中实现的hard IP Transaction Layer与Application Layer之间的数据接口宽度

注: 对于所选的配置,如果所选的Mode不可用,则会在Message窗格中显示一条错误消息。
Port type

Native Endpoint

Root Port

指定端口类型。

Endpoint将参数存储在Type 0 Configuration Space中。Root Port将参数存储在Type 1 Configuration Space中。

注: 尽管Root Port选项可用,但尚未完全测试。Intel建议不要在当前版本中对其进行选择。
Enable multiple physical functions

On

Off

On时,您可以在Multifunction and SR-IOV System Settings选项卡上选择多个physical functions (PFs)。您也可以在TPH/ATS Capabilities选项卡上使能TLP Processing Hints (TPH)和Address Translation Services (ATS)。