Intel® Stratix® 10高速LVDS I/O用户指南

ID 683792
日期 5/02/2019
Public
文档目录

3.2.3. 发送器通道至通道偏斜

接收器偏斜裕量计算会使用发送器通道至通道偏斜(TCCS)—是源同步差分接口中基于 Intel® Stratix® 10 发送器的一个重要参数:

  • TCCS是最快和最慢数据输出跳变之间的差,包括TCO系列和时钟偏斜。
  • 在LVDS发送器中, Timing Analyzer Intel® Quartus® Prime编译报告中提供了TCCS报告(report_TCCS)中的TCCS值,以显示串行输出端口的TCCS值。
  • 也可从器件数据表中获得TCCS值。

Intel® Stratix® 10 器件中,请执行PCB走线补偿来调整每个LVDS通道的走线长度,从而改善与数据速率高于840 Mbps的non-DPA接收器连接时的通道至通道偏斜。 Intel® Quartus® Prime软件的Fitter Report面板报告了必须为 Intel® Stratix® 10 器件每条走线添加的延迟数。可使用LVDS Transmitter/Receiver Package Skew Compensation面板中发布的建议走线延迟数,并手动补偿PCB电路板走线上的偏斜,以减少通道至通道的偏斜,从而满足LVDS通道之间的时序预算。