Intel® Stratix® 10高速LVDS I/O用户指南

ID 683792
日期 5/02/2019
Public
文档目录

4.3.1. I/O时序分析

LVDS I/O标准使能了high-speed数据传输,实现更高的系统整体性能。要想利用快速的系统性能,必须分析这些高速信号的时序。对差分模块的时序分析不同于传统的同步时序分析技术。

Soft-CDR和DPA-FIFO模式下的接收器时序分析

DPA硬件动态采集soft-CDR和DPA-FIFO模式中接收的数据。对于这些模式, Timing Analyzer不执行静态I/O时序分析。

Non-DPA模式下的接收器时序分析

non-DPA模式中,将RSKM、TCCS和采样窗口(SW)规范用于接收数据通路中的高速源同步差分信号。

要在 Timing Analyzer中获得准确的RSKM结果,可将此行代码添加到.sdc以指定RCCS的值:set ::RCCS <RCCS value in nanoseconds> 。例如: set ::RCCS 0.0

发送器时序分析

对LVDS发送器, Timing Analyzer Intel® Quartus® Prime编译报告的TCCS报告(report_TCCS)中提供发送器通道至通道偏斜(TCCS)值,以显示串行输出端口的TCCS值。也可从器件数据表中获得TCCS值。

TCCS是在数据通道和TX输出时钟上观察到的最大偏斜— 最快和最慢数据输出跳变之间的差异,包括TCO变化和时钟偏斜。