Intel® Stratix® 10高速LVDS I/O用户指南

ID 683792
日期 5/02/2019
Public
文档目录

4.1.3.5. 时钟相位对齐

CPA块有助改善外设和内核间的时序收敛。要使用该功能,请在LVDS SERDES IP核参数编辑器中开启Use the CPA block for improved periphery-core timing选项。

如果开启此选项,LVDS SERDES IP核使用CPA块将内核时钟和负载使能时钟进行相位对齐。

表 19.  使用CPA功能时的内核时钟占空比(Duty Cycle)本表格罗列了开启Use the CPA block for improved periphery-core timing功能后实际的内核占空比。CPA功能在SERDES因子为4和8时运行最佳,其中内核占空比保持50%。
SERDES因子 实际的内核占空比
3 66.6%
4 50%
5 40%
6 33%
7 40%
8 50%
9 40%
10 40%

Use the CPA block for improved periphery-core timing选项适用于以下条件中的任意可选择SERDES因子:

  • IP核功能模式为TXRX Non-DPARX DPA-FIFO
  • tx_outclock相移是180°的倍数。