Intel® Stratix® 10高速LVDS I/O用户指南

ID 683792
日期 5/02/2019
Public
文档目录

2.5.1.4. 解串器

通过使用 Intel® Quartus® Prime软件,可将解串因子静态设置成x3、x4、x5、x6、x7、x8、x9或者x10。

IOE包含2个可在DDR或者SDR模式中运行的数据输入寄存器。可旁路解串器,以支持DDR(x2)和SDR(x1)操作。通过GPIO IP核支持解串器旁路。

图 12. 解串器旁路该图显示解串器旁路路径。


  • 如果在SDR模式下旁路解串器:
    • IOE数据宽度为1位。
    • 已寄存输入路径需要一个时钟。
    • 数据直接通过IOE传递。
  • 如果在DDR模式下旁路解串器:
    • IOE数据宽度为2位。
    • GPIO IP要求一个时钟。
    • tx_inclock对IOE寄存器提供时钟。该时钟必须与rx_in同步。
    • 必须控制数据到时钟(data-to-clock)偏移。

旁路解串器时,不可使用DPA和数据重对齐电路。