Intel® Stratix® 10高速LVDS I/O用户指南

ID 683792
日期 5/02/2019
Public
文档目录

2.5.2.1. Non-DPA模式

non-DPA模式禁用DPA和同步器模块。输入串行数据寄存于I/O PLL产生的串行fast_clock时钟上升沿。

由I/O PLL生成的fast_clock时钟对数据重对齐和解串器模块提供时钟。

图 13. Non-DPA模式下的接收器数据路径该图显示为non-DPA数据路径结构图。