Intel® Stratix® 10高速LVDS I/O用户指南

ID 683792
日期 5/02/2019
Public
文档目录

4.2.3. 复位DPA

如果数据损坏,则复位DPA电路。
  1. 置位rx_dpa_reset信号以复位整个DPA块。复位整个DPA块后,必须重新训练DPA才能采集数据。
    也可通过仅复位同步FIFO不复位DPA电路来修复损坏数据,这意味着系统可继续操作且无需重新训练DPA。要复位同步FIFO,可置位rx_fifo_reset信号。
  2. 置位rx_dpa_locked后,LVDS SERDES IP核已准备采集数据。DPA找到最佳采样位置以采集每个位。
    Intel建议置位rx_dpa_locked后切换rx_fifo_reset信号。切换rx_fifo_reset可确保同步FIFO以最佳时序进行设置并传输DPA和高速LVDS时钟域之间的数据。
  3. 使用定制逻辑逐个通道控制rx_bitslip_ctrl信号,设置字边界。
    可独立于PLL或DPA电路操作,随时复位位滑动电路。要复位位滑动电路,请使用rx_bitslip_reset信号。