Intel® Stratix® 10 MX (DRAM系统级封装)器件概述

ID 683149
日期 2/27/2018
Public

1.9.2. PCS功能

Intel® Stratix® 10 MX PMA通道通过可配置和可旁路的PCS接口层与内核逻辑进行连接。

PCS包含多个变速箱实现以去耦PMA和PCS接口宽度。这一功能对每个收发器与内核逻辑之间的8、10、16、20、32、40或64-bit接口宽度的各种应用提供了很高的灵活性。

关于PCS-Core接口或双倍数据传输模式的详细信息,请参考 Intel® Stratix® 10 L-和H-Tile收发器PHY用户指南 Intel® Stratix® 10 E-Tile收发器PHY用户指南

表 8.  收发器PCS功能

PCS协议支持

数据速率(Gbps)

发送器数据通路

接收器数据通路

Standard PCS

1到12.5

相位补偿FIFO、字节串化器、8B/10B编码、位滑器、通道绑定

速率匹配FIFO、字对齐器、8B/10B解码器、字节解串器、字节排序

PCI Express Gen1/Gen2 x1, x2, x4, x8, x16

2.5和5.0

与连接内核的Standard PCS plus PIPE 2.0接口相同

与连接内核的Standard PCS plus PIPE 2.0接口相同

PCI Express Gen3 x1, x2, x4, x8, x16

8.0

相位补偿FIFO、字节串化器、编码器、加扰器、位滑器、齿轮箱、通道绑定和连接内核的PIPE 3.0接口、自动速度协商

速率匹配FIFO (0-600 ppm模式)、字对齐器、解码器、解扰器、相位补偿FIFO、模块同步、字节解串器、字节排序、连接内核的PIPE 3.0接口、自动速度协商

CPRI

0.6144到9.8

与Standard PCS plus确定性延迟串行化相同

与Standard PCS plus确定性延迟解串化相同

Enhanced PCS

2.5到17.4

FIFO、通道绑定、位滑器和齿轮箱

FIFO、模块同步、位滑器和齿轮箱

10GBASE-R

10.3125

FIFO、64B/66B编码器、加扰器、FEC和齿轮箱

FIFO、64B/66B解码器、解扰器、模块同步、FEC和齿轮箱

Interlaken

4.9到17.4

FIFO、通道绑定、帧生成器、CRC-32生成器、加扰器、差异生成器、位滑器和齿轮箱

FIFO、CRC-32检查器、帧同步、解扰器、差异检查器、模块同步和齿轮箱

SFI-S/SFI-5.2

11.3

FIFO、通道绑定、位滑器和齿轮箱

FIFO、位滑器和齿轮箱

IEEE 1588

1.25到10.3125

FIFO (固定延迟)、64B/66B编码器、加扰器和齿轮箱

FIFO (固定延迟)、64B/66B解码器、解扰器、模块同步和齿轮箱

SDI

高达12.5

FIFO和齿轮箱

FIFO、位滑器和齿轮箱

GigE

1.25

与Standard PCS plus GigE状态机相同

与Standard PCS plus GigE状态机相同

PCS Direct 高达30 定制 定制