Avalon® 存储器映射(Avalon-MM) Intel® Stratix® 10 Hard IP+用于 PCI Express* 解决方案用户手册

ID 683527
日期 9/30/2019
Public
文档目录

3.2.3.5.3. PLL重配置

有两个接口用于PLL重新配置。一个接口用于重新配置FPLL,另一个接口用于重新配置LC PLL。
表 29.  FPLL重配置接口
信号名称 方向 说明
reconfig_pll0_clk Input FPLL重配置时钟。
reconfig_pll0_reset Input FPLL重配置复位。
reconfig_pll0_write Input

标准 Avalon® -MM接口。有关详细信息,请参阅 Avalon® 接口规范

reconfig_pll0_read Input
reconfig_pll0_address[10:0] Input
reconfig_pll0_writedata[31:0] Input
reconfig_pll0_readdata[31:0] Output
reconfig_pll0_waitrequest Output
表 30.  LC PLL重配置接口
信号名称 方向 说明
reconfig_pll1_clk Input LC PLL重配置时钟。
reconfig_pll1_reset Input LC PLL重配置复位。
reconfig_pll1_write Input

标准 Avalon® -MM接口。有关详细信息,请参阅 Avalon® 接口规范

reconfig_pll1_read Input
reconfig_pll1_address[10:0] Input
reconfig_pll1_writedata[31:0] Input
reconfig_pll1_readdata[31:0] Output
reconfig_pll1_waitrequest Output