Avalon® 存储器映射(Avalon-MM) Intel® Stratix® 10 Hard IP+用于 PCI Express* 解决方案用户手册

ID 683527
日期 9/30/2019
Public
文档目录

4.4.3. MSI和MSI-X Capabilities

表 40.  MSI和MSI-X Capabilities

参数

说明

PF0 Enable MSI

On/Off

设置为On时,添加PF0的MSI-X功能。

地址: 0x050, bits [31:16]。

MSI-X Capabilities

PF0 Enable MSI-X

On/Off

设置为On时,添加PF0的MSI-X功能。

  Bit Range  

Table size

[10:0]

系统软件读取此字段以决定MSI-X Table大小<n>,且被编码为<n–1>。例如,返回值2047表示table size为2048。此字段在MSI-X Capability Structure中为只读。合法范围是0–2047。

地址偏移: 0x068, bits [26:16]

Table Offset

[31:0]

指向MSI-X Table的基地址。table BAR indicator(BIR)中较低的3位被软件设置为0,以组成一个64-bit 四字对齐的偏移(qword-aligned offset)。此字段为只读。

Table BAR indicator

[2:0]

从Configuration Space的0x10开端处指定一个功能BAR以将MSI-X table映射到存储器空间。此字段为只读。合法范围是0–5。

Pending Bit Array (PBA) Offset

[31:0]

用作地址的偏移,而该地址包含在功能的Base Address寄存器中,以指向MSI-X MSI-X PBA的基础。PBA BIR的较低3位被软件设置为0以组成一个32-bit四字对齐偏移(qword-aligned offset)。该字段在MSI-X Capability Structure中为只读。3

PBA BAR Indicator

[2:0]

从Configuration Space的0x10起始位置指定功能Base Address寄存器,以将MSI-X PBA映射到存储器空间。此字段在MSI-X Capability Structure中为只读。合法范围0–5。

3 本用户指南中,术语word(字),DWORD(双子)和qword(四字)与PCI Express Base Specification中的含义相同。一个word是16比特,一个DWORD是32比特,一个qword是64比特。