Avalon® 存储器映射(Avalon-MM) Intel® Stratix® 10 Hard IP+用于 PCI Express* 解决方案用户手册

ID 683527
日期 9/30/2019
Public
文档目录

A.2.1.1. 使能 PCIe* Link Inspector

在参数编辑器的Configuration Debug and Extension Options选项卡上使能 PCIe* Link Inspector。同时必须开启如下参数以使用 PCIe* Link Inspector

  • Enable transceiver dynamic reconfiguration
  • Enable dynamic reconfiguration of PCIe read-only registers
  • Enable Native PHY, ATX PLL, and fPLL ADME for Transceiver Toolkit

使用PCIe IP顶层中 PCIe* Link Inspector访问底层链路状态信息,如LTSSM,XCVR以及PLL信息,可使能Enable PCIe Link Inspector AVMM Interface选项。以支持从进行链路级调试的pli_avmm_*端口提取信息,且无需JTAG访问。此可选调试功能需要构建定制逻辑以读写 PCIe* Link Inspector数据。

注: 如果使能Enable PCIe Link Inspector选项,则IP GUI仅显现Enable PCIe Link Inspector AVMM Interface选项。
表 67.  PCIe Link Inspector Avalon® -MM接口端口
信号名称 方向 说明
pli_avmm_master_clk Input Avalon® -MM定义接口的时钟
pli_avmm_master_reset Input 低电平有效 Avalon® -MM复位
pli_avmm_master_write Input 写信号
pli_avmm_master_read Input 读信号
pli_avmm_master_address[19:0] Input 20-bit地址
pli_avmm_master_writedata[31:0] Input 32-bit写地址
pli_avmm_master_waitrequest Output 置位后,该信号表示IP核尚未准备回应请求。
pli_avmm_master_readdatavalid Output 置位后,该信号表示 pli_avmm_master_readdata[31:0]上的数据有效。
pli_avmm_master_readdata[31:0] Output 32-bit读数据
图 31. 使能 Avalon® -MM Hard IP+ for PCI Express* IP中的Link Inspector

默认情况下,所有这些参数都禁用。

对于设计实例生成,有JTAG-to- Avalon® Bridge实例被连接到已导出的pli_avmm_*端口,因而可通过JTAG读取所有链路信息。JTAG-to- Avalon® Bridge实例通过JTAG验证pli_avmm_*端口。如无设计实例生成,则JTAG-to- Avalon® Bridge实例不会出现。