低延迟40-Gbps以太网 Intel® Stratix® 10 IP核用户指南

ID 683600
日期 10/05/2020
Public
文档目录

6.4. 收发器重配置信号

使用收发器重配置接口访问收发器控制和状态寄存器。该接口是 Avalon® memory-mapped interface

Avalon® memory-mapped interface实现标准存储器映射协议。可将一个 Avalon® 主接口连接到该总线以访问嵌入式Transceiver PHY IP核的寄存器。

表 16.  具有共享Native PHY重配置接口的重配置接口端口所有接口信号均由clk_rxmac时钟提供时钟。
端口名称 方向 说明
reconfig_clk Input Avalon® 时钟。时钟频率为100- 161 MHz。所有信号收发器重配置接口信号同步到reconfig_clk
reconfig_reset Input 复位 Avalon® memory-mapped interface以及由其提供访问权限的所有寄存器。
reconfig_write Input 写使能信号。该信号是高有效电平。
reconfig_read Input 读使能信号。该信号是高有效电平。
reconfig_address[ 12 :0] Input

地址总线。

reconfig_writedata[31:0] Input 32-bit数据写总线。reconfig_address指定地址。
reconfig_readdata[31:0] Output 32-bit数据读总线。从指定地址驱动读数据。reconfig_waitrequest被解除置位后,信号有效。
reconfig_waitrequest Output 显示 Avalon® memory-mapped interface忙。reconfig_writereconfig_read保持置位直到reconfig_waitrequest解除置位。
注: 该IP内部实现RX PMA CTLE/DFE模式的自动适应触发。