低延迟40-Gbps以太网 Intel® Stratix® 10 IP核用户指南

ID 683600
日期 10/05/2020
Public
文档目录

3.5.4. 添加外部TX MAC PLL

如果在Intel Stratix 10 LL 40GbE参数编辑器中启用 Use external TX MAC PLL ,就必须将clk_txmac_in输入端口连接到时钟源,通常是器件上的PLL。

clk_txmac_in信号驱动IP核TX MAC和PHY中的clk_txmac时钟。如果关闭此参数,则clk_txmac_in输入时钟信号不可用。

需要的TX MAC时钟频率为312.5 MHz。用户逻辑必须从PHY基准时钟,clk_ref输入的PLL驱动clk_txmac_in