低延迟40-Gbps以太网 Intel® Stratix® 10 IP核用户指南

ID 683600
日期 10/05/2020
Public
文档目录

6.7. 复位信号

IP核具有3个外部硬复位输入。这3个复位互为异步,但内部同步。 置位复位信号10个周期,或直到观察到其指定的复位效果。置位外部硬复位csr_rst_n返回控制或状态寄存器到其原始值, 统计计数器除外。当IP核已成功退出复位时,rx_pcs_readytx_lanes_stable被置位。
表 19.  复位信号

信号

方向

说明

tx_rst_n Input 低有效电平硬复位信号。复位TX接口,包括TX PCS和TX MAC。该复位会导致tx_lanes_stable输出信号解除置位。
rx_rst_n Output

低有效电平硬复位信号。复位RX接口,包括RX PCS和RX MAC。该复位会导致rx_pcs_ready输出信号置低。

csr_rst_n Input

低有效电平全局硬复位。复位整个IP核。复位TX MAC,RX MAC,TX PCS,RX PCS,收发器及控制和状态 寄存器,统计计数器除外。该复位会导致tx_lanes_stablerx_pcs_ready输出信号解除置位。