低延迟40-Gbps以太网 Intel® Stratix® 10 IP核用户指南

ID 683600
日期 10/05/2020
Public
文档目录

6.5. Avalon® 存储器映射管理接口

使用 Avalon® 存储器映射管理接口,访问控制和状态寄存器。无论链路状态如何,该接口都会响应。当IP核处于任何由复位信号或软件复位信号而非csr_rst_n信号驱动的复位状态时,该信号也会响应。 置位csr_rst_n信号复位除统计寄存器以外的所有 控制和状态寄存器;进行此复位的同时, Avalon® 存储器映射管理接口无响应。
表 17.   Avalon® 存储器映射管理接口
注: 所有status_* 信号同步到clk_status信号。

信号

方向

说明

clk_status Input 驱动控制和状态寄存器的时钟。该时钟的频率为100-161 MHz。
reset_status Input 将该信号连接到1'b0。该信号作为向后兼容的顶层信号,保持可见。
reconfig_address0[15:0] Input

驱动 Avalon® 存储器映射寄存器地址。

status_read Input

置位后,指定读请求。

status_write Input 置位后,指定写请求。
status_readdata[31:0] Output 驱动读数据。当status_readdata_valid置位时有效。
status_readdata_valid Output 置位后,显示status_read_data[31:0]有效。
status_writedata[31:0] Input 驱动写地址。此数据包可以任何字节位置结束。空字节为低阶字节。
status_waitrequest Output 表示控制和状态接口尚未就绪来完成事务。status_waitrequest仅用于读事务。