用于 PCI Express* 的 英特尔® FPGA R-tile Avalon® Streaming IP用户指南

ID 683501
日期 6/26/2023
Public
文档目录

4.3. PCI Express模式

PCI Express模式下,仅PCI Express控制器堆栈处于运行状态。四个 PCI Express内核(x16、x8、x4_0和x4_1)通过 Avalon® streaming接口与FPGA结构中的应用逻辑对接。您可以通过查看信号名称中的前缀来确定本节中每个接口属于哪个内核:
  • p0 : x16核
  • p1 : x8 核
  • p2 : x4_0核
  • p3 : x4_1核
注:
x4_0核仅可用于以下OPN:
  • AGIx027R29AxxxxR2
  • AGIx027R29AxxxxR3
  • AGIx027R29BxxxxR3
  • AGIx023R18AxxxxR0
  • AGIx041R29DxxxxR0
  • AGIx041R29DxxxxR1
有关OPN解码的其他详细信息,请参阅 英特尔Agilex® 7 FPGA和SoC器件概述可用选项部分。

以下PCI Express模式下的R-Tile顶层结构框图显示了此IP的顶层信号。请注意,该图中的信号名称将根据R-Tile Avalon® streaming Intel FPGA IP for PCIe所在的拓扑(x16,x8x8,x4x4x4x4)来获得正确的前缀pn(其中n = 0,1,2或3)。

接口信号没有pn前缀的唯一情况是,通用于所有内核的接口没有该前缀,例如,时钟和复位。

图 25. PCI Express模式下的R-Tile顶层结构框图
注:

pX:X为端口号,取值范围为0到3。

stN:N为段号,取值范围0到3。