用于 PCI Express* 的 英特尔® FPGA R-tile Avalon® Streaming IP用户指南

ID 683501
日期 6/26/2023
Public
文档目录

4.4.3. 消息总线信号

该接口用于PHY (P)-MAC (M)通信,每个lane使用P2M和M2P单向8位信号。该接口用于减少链路均衡,lane裕量等实现的专用信号数量。

表 83.  PIPE Direct EMIB控制消息通道M2P/P2M信号
信号名称 方向 描述/注释 时钟域
lnX_pipe_direct_m2p_messagebus_i[7:0] 输入 从MAC到PHY的低电平管脚计数消息接口。 pipe_direct_pld_tx_clk_out_o
lnX_pipe_direct_p2m_messagebus_o[7:0] 输出 从PHY到MAC的低电平管脚计数消息接口。 pipe_direct_pld_tx_clk_out_o
注:
PIPE Direct模式下的R-Tile不支持通过PIPE接口问询FS/LS/Preset/Coefficient值。此外,不支持EQ反馈方向。只是必须使用以下值来实现品质因数 (FOM):
  • 对于OPN AGIx027R29AxxxxR0、AGIx027R29AxxxxR1:
    • 对于Gen3/Gen4/Gen5:FS = 48,LF = 16
    • 对于Gen3/Gen5:

      {c-1, c0, c+1 = preset} = {8/40/0 = P9}

    • 对于Gen4:

      {c-1, c0, c+1 = preset} = {0/42/6 = P3}

  • 对于OPN AGIx027R29AxxxxR2、AGIx027R29AxxxxR3、AGIx027R29BxxxxR3、AGIx023R18AxxxxR0、AGIx041R29DxxxxR0、AGIx041R29DxxxxR1:
    • 对于Gen3/Gen4/Gen5:FS = 48,LF = 16
    • 对于Gen5:

      {c-1, c0, c+1 = preset} = {6/36/6 = P8}

      {c-1, c0, c+1 = preset} = {8/40/0 = P9}

    • 对于Gen4:

      {c-1, c0, c+1 = preset} = {0/42/6 = P3}

      {c-1, c0, c+1 = preset} = {5/33/10 = P7}

    • 对于Gen3:

      {c-1, c0, c+1 = preset} = {0/48/0 = P4}

关于OPN解码的其他详细信息,请参阅 英特尔Agilex® 7 FPGA和SoC器件概述中的可用选项部分。