用于 PCI Express* 的 英特尔® FPGA R-tile Avalon® Streaming IP用户指南

ID 683501
日期 6/26/2023
Public
文档目录

4.4.1.2. 接收信号

表 81.  PIPE Direct EMIB数据通道接收信号信号名称中,X为通道编号,并且范围是0到15。
信号名称 方向 描述/注释 时钟域
lnX_pipe_direct_rxdatavalid1_o 输出 该信号认证rxdata[63:32] lnX_pipe_direct_pld_rx_clk_out_o
lnX_pipe_direct_rxdatavalid0_o 输出 该信号认证rxdata[31:0] lnX_pipe_direct_pld_rx_clk_out_o
lnX_pipe_direct_rxdata_o[63:0] 输出 接收数据总线 lnX_pipe_direct_pld_rx_clk_out_o
lnX_pipe_direct_rxelecIdle_o 输出 该信号指示接收端检测到Electrical Idle。它是一个异步信号。
注: 该信号可能会在持续的流量期间切换。根据PIPE Spec 5.1.1第9.4小节的规定,当运行在gen2或更高速度时,Soft IP控制器不得依赖该信号检测的Electrical Idle。因为仿真中可能观察不到该切换,并且这个是R-Tile仿真模型的已知限制。
Async(异步)

以下时序图说明PIPE Direct RX数据路径信号的行为:

图 44. PIPE Direct RX数据路径
注: 在Gen1和Gen2速度下,仅LnX_pipe_direct_rxdata_o总线的上段和低段的10个LSB位中包含有效数据。位[31:10]和[63:42]无关紧要。