用于 PCI Express* 的 英特尔® FPGA R-tile Avalon® Streaming IP用户指南

ID 683501
日期 6/26/2023
Public
文档目录

E.1. 边距裕量掩膜概述

下表提供了官方的margin mask(边距裕量掩膜)供参考。这些margin mask为英特尔R-Tile Avalon Streaming设计上的FPGA PCIe接口提供风险评估。

表 118.  用于R-Tile Avalon Streaming Intel FPGA IP for PCI Express的边距裕量掩模
链路速度 Bit Error Rate(误码率) 部件数 x 重复次数 最短时间裕量(ps) 最小电压裕量上升 (mV) 最小电压裕量下降 (mV)
PCIe 3.0 1e-9 5x5 8.44 90.37 89.93
1e-12 5x5 9.94 91.83 93.22
PCIe 4.0 1e-9 5x5 5.52 47.09 47.15
1e-12 5x5 7.01 51.34 51.89
PCIe 5.0 1e-9 5x5 1.98 35.86 33.91
1e-12 5x5 2.65 41.8 39.35
注: 对于Time Margin(水平),R-Tile Debug Toolkit仅报告左边距和右边距之间测得最小的边距裕量。