用于 PCI Express* 的 英特尔® FPGA R-tile Avalon® Streaming IP用户指南

ID 683501
日期 6/26/2023
Public
文档目录

E.3.1. Debug Toolkit工具包测试流程

如前所述,英特尔建议您执行5x5 Testing Efficiency中介绍的详细过程,您可以通过在每个部件或电路板进行五次电源循环运行测试五块不同的板。建议的流程如下:
  1. 打开电路板电源,测试链路处于L0 LTSSM状态并处于所需的PCIe Speed,且PCIe链路上没有恢复。
  2. 加载调试工具包并运行通道裕度工具以获取所有 PCIe 通道上的裕度并存储数据样本。
  3. 当被测 PCIe 链路经过正确训练后,对电路板进行电源循环并重复步骤 1 和 2 五次。
  4. 对每个测试板(在本例中为五个不同的板或部件)执行步骤 1 至 3。
  5. 最后,您必须获得收集的时间裕度、电压裕度上升和电压裕度下降值的平均值,以便与中提供的裕度模板值进行比较 适用于 PCI Express 的 R-Tile Avalon Streaming Intel FPGA IP 的裕度掩码值。如果通道边距的任何平均值大于或等于 Margin Mask 值,则表示测试值良好并满足所需的最小值。否则,如果平均通道裕量的值小于裕量掩码值,则意味着 CRC 错误比预期多,并且链路尚未正确训练。