用于 PCI Express* 的 英特尔® FPGA R-tile Avalon® Streaming IP用户指南

ID 683501
日期 6/26/2023
Public
文档目录

2.3.1. 时钟

PIPE Direct模式中,R-tile IP for PCIe内的逻辑PHY/MAC,Data Link Layer和Transaction Layer无效。唯一的时钟域是pipe_direct_pld_tx_clk_out_olnX_pipe_direct_pld_rx_clk_out_o,它们是从R-Tile PMA层到FPGA架构的时钟输出。

图 16. PIPE模式下的时钟域
表 11.  PHY时钟和应用程序时钟频率
模式 PHY时钟频率 应用程序时钟频率
PIPE Direct TX: 1000 MHz

TX: 500 MHz

RX:

Gen1: 250 MHz

Gen2: 500 MHz

Gen3: 250 MHz

Gen4: 500 MHz

Gen5: 1000 MHz

RX:

Gen1: 125 MHz

Gen2: 250 MHz

Gen3: 125 MHz

Gen4: 250 MHz

Gen5: 500 MHz

R-Tile有两个封装级参考时钟输入,refclk0refclk1

您必须将100 MHz参考时钟连接到这两个输入。PIPE Direct模式下,必须从同一时钟源驱动这两个refclk输入。但是如果未使用Octet 1,则可将refclk1接地。

图 17. 使用单个100 MHz时钟源(用于Endpoint和Root端口)