用于 PCI Express* 的 英特尔® FPGA R-tile Avalon® Streaming IP用户指南

ID 683501
日期 6/26/2023
Public
文档目录

6.3. Signal Tap逻辑分析仪

您可以使用Signal Tap Logic Analyzer监控如下来自PCIe R-Tile Avalon-ST IP的顶层信号,作为PCIe问题的额外的调试工具。

表 111.  出于调试目的而被监视的顶层信号
信号 描述 成功链接的期望值
ninit_done

该低电平有效信号上的“1”表示FPGA器件尚未完全配置。"0"表示该器件已配置并在正常操作模式中。您需要例化Reset Release IP并将此IP的输出连接到ninit_done

1'b0
pin_perst_n_o 这个到FPGA架构的输出信号指示PERST#是否被置位。 1'b1
pX_reset_status_n_o

此低电平有效信号保持低电平,直到pin_perst_n被解除置位,PCIe Hard IP退出复位。

信号同步到coreclkout_hip。当pX_reset_status_n_o被置位为高电平时,FPGA核中的用户逻辑与IP之间的通信开始。

1'b1
pX_link_up_o 置位后,该信号表示Physical Layer(物理层链路)已启动。 1'b1
pX_dl_up_o 置位后,该信号指示Data Link (DL) Layer有效。 1'b1
pX_ltssm_state_delay_o[5:0] 指示LTSSM状态。请注意,物理层的实际链路状态与在该信号上反映其值而需要的时间之间存在时间差。 6'h11 (L0)