用于 PCI Express* 的 英特尔® FPGA R-tile Avalon® Streaming IP用户指南

ID 683501
日期 6/26/2023
Public
文档目录

5.2.3.13. 电源管理

表 103.  电源管理
参数 默认值 描述
Endpoint L0s acceptable latency

Maximum of 64 ns

Maximum of 128 ns

Maximum of 256 ns

Maximum of 512 ns

Maximum of 1 us

Maximum of 2 us

Maximum of 4 us

No limit

Maximum of 64 ns

此设计参数指定器件与根复合体(root complex)之间任意链路退出L0s状态时,应用层可接受的最大延迟。它将Device Capabilities Register (0x084)的Endpoint L0s可接受延迟字段设置为read-only。

此Endpoint不支持L0s或L1状态。但在交换系统中,可能有链路连接到L0s和L1使能的交换机。设置此参数以允许系统配置软件读取系统中所有器件的可接受延迟以及每个链路的退出延迟,从而确定可使能Active State Power Management(ASPM)的链路。

该设置对Root Port禁用。

此参数的默认值是64 ns。也是大多数设计的最安全设置。

Endpoint L1 acceptable latency

Maximum of 1 us

Maximum of 2 us

Maximum of 4 us

Maximum of 8 us

Maximum of 16 us

Maximum of 32 us

Maximum of 64 us

No limit

Maximum of 1 us

此值表示从L1状态跳转到L0状态时Endpoint能承受的可接受延迟。也是Endpoint内部缓冲的间接度量。它将Device Capabilities Register的Endpoint L1可接受延迟字段设置为read-only。

此Endpoint不支持L0s或L1状态。但在交换系统中,可能有链路连接到已使能L0s和L1的交换机。设置此参数以允许系统配置软件读取系统中所有器件的可接受延迟以及每个链路的退出延迟,从而确定可使能Active State Power Management(ASPM)的链路。

该设置对Root Port禁用。