Intel® Quartus® Prime Pro Edition用户指南: 设计建议

ID 683082
日期 9/28/2020
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.2.3.6. 使用同步时钟使能

要以同步方式关闭时钟域,请使用同步时钟使能信号。由于所有器件寄存器上都有一个专用的时钟使能信号,因此FPGA有效地支持时钟使能信号。

由于时钟网络不断翻转,并且通过禁用一组寄存器来执行与门控时钟相同的功能,因此该方案降低的功耗不会像在源端对时钟进行门控降低的功耗那么多。在每个寄存器的数据输入之前插入一个多路复用器,以加载新数据或复制寄存器的输出。

图 13. 同步时钟使能

Intel® Stratix® 10器件进行设计时,需要考虑到高扇出时钟使能信号会限制Hyper-Retimer可实现的性能。关于具体建议,请参考 Intel® Stratix® 10高性能设计手册