Intel® Quartus® Prime Pro Edition用户指南: 设计建议

ID 683082
日期 9/28/2020
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

3.1. Intel® Quartus® Prime软件中的亚稳态分析

当一个信号在不相关或异步时钟域中的电路之间传输时,新时钟域中的第一个寄存器将充当同步寄存器。

为了最大程度地减少异步信号传输中由于亚稳定性引起的故障,电路设计人员通常在目标时钟域中使用一系列寄存器(同步寄存器链或同步器)将信号重新同步至新的时钟域,并给潜在的亚稳态信号更多时间来解析成一个已知值。设计人员通常使用两个寄存器来同步新信号,但是三个寄存器的标准提供了更好的亚稳性保护。

timing analyzer对满足时序要求的每个已识别的synchronizer分析和报告MTBF,并且可以生成总体设计MTBF的估算值。此软件使用此信息来优化设计MTBF,您可以使用此信息来确定您的设计是否需要更长的同步器链。