Intel® Quartus® Prime Pro Edition用户指南: 设计建议

ID 683082
日期 9/28/2020
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.3.1. 使用全局复位资源

ASIC设计可以使用本地复位来避免较长的布线延迟。利用大多数FPGA上的器件范围的异步复位管脚来消除这些问题。该复位信号提供了跨器件的低偏斜布线。

以下是同步电路中使用的三种复位类型:

  • 同步复位(Synchronous Reset)
  • 异步复位(Asynchronous Reset)
  • 同步的异步复位(Synchronized Asynchronous Reset)—设计FPGA电路时首选