Intel® Quartus® Prime Pro Edition用户指南: 设计建议

ID 683082
日期 9/28/2020
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.3.3.2. 在 Intel® Arria® 10和旧器件系列中的Clock Region Assignment

在具有专用时钟网络资源和预定义时钟区域的器件系列中,此assignment将这些Global,Regional,Periphery或者Spine Clock区域的名称作为其值。通过在Layers Settings对话框中使能相应的Clock Region层,可以在Chip Planner中看到这些区域名称。有效值的示例包括Regional Clock Region 1或者Periphery Clock Region 1

例如,当将一个全局信号限制为一个小于正常的区域时,为了避免时钟拥塞,可以指定与正在使用的全局资源不同类型的时钟区域。例如, 一个具有Global Clock的Global Signal assignment,但Regional Clock Region 0的Clock Region assignment的信号会限制时钟使用全局网络布线资源,但只能布线到Regional Clock Region 0覆盖的区域。 为了提供更好的控制级别,您还可以列出多个较小的时钟区域,以逗号分隔。例如:Periphery Clock Region 0, Periphery Clock Region 1将信号仅约束到这两个外围时钟网络可到达的区域。