Intel® Quartus® Prime Pro Edition用户指南: 设计建议

ID 683082
日期 9/28/2020
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.2.2.3. 避免时钟路径中的延迟链

PLD设计中的延迟会随每个布局和布线周期而变化。 诸如上升和下降时间差异以及片上差异之类的影响意味着延迟链,尤其是布置在时钟路径上的延迟链,可能会在设计中引起严重问题。请避免使用延迟链来防止此类问题。

当使用包含一个fan-in和一个fan-out的两个或多个连续的节点导致延迟时,需要延迟链。逆变器通常被链接在一起以增加延迟。延迟链有时用于解决由其他异步设计实践创建的竞争条件。

在某些ASIC设计中,延迟用于缓冲信号,这些信号布线在器件周围路。在FPGA器件中不需要此功能,因为布线结构可在整个器件中提供缓冲器。